金融界2024年4月26日音讯,据国家知识产权局公告,高通股份有限公司请求一项名为“低功率高速CMOS时钟生成电路“,公开号CN117941262A,请求日期为2022年9月。
专利摘要显现,一种低功率时钟生成电路具有:相位发生器,该相位发生器接纳输入时钟信号而且运用该输入时钟信号来生成具有不一样相移的多个中心时钟信号;相位旋转器电路,该相位旋转器电路输出相位调整的时钟信号;倍频器电路,该倍频器电路接纳多个这些相位调整的时钟信号而且输出具有180°相位差的两个倍频时钟信号;以及正交时钟生成电路,该正交时钟生成电路接纳该两个倍频时钟信号并供给包含该两个倍频时钟信号的同相和正交版别的四个输出信号。